Globalization concept

MSP430F5329IPNR LQFP-80 Elektronesch Komponenten Integréiert Circuit Mikro Controller

MSP430F5329IPNR LQFP-80 Elektronesch Komponenten Integréiert Circuit Mikro Controller

Kuerz Beschreiwung:

MSP430F5329IPNR 25 MHz MCU mat 128KB Flash, 10KB SRAM, 12-Bit ADC, Comparator, DMA, UART/SPI/I2C, HW Multiplikator


Produit Detailer

Fuerschung

Produit Tags

Spezifikatioune vun MSP430F5329IRHAT

● Niddereg Versuergungsspannungsbereich: 3,6 V bis 1,8 V
●Ultra-niddereg Stroumverbrauch

○Aktiv Modus (AM): all Systemuhren aktiv 290 µA/MHz bei 8 MHz, 3 V, Flash-Programmausféierung (typesch) 150 µA/MHz bei 8 MHz, 3 V, RAM-Programmausféierung (typesch)
○Standby-Modus (LPM3): Echtzäituhr (RTC) mat Kristall-, Iwwerwaachungs- a Versuergungssupervisor operationell, voll RAM Retention, séier Erwecht: 1,9 µA bei 2,2 V, 2,1 µA bei 3 V (typesch) ○ Low-Power Oszillator (VLO), allgemeng Zweck Konter, Iwwerwaachungshond, a Versuergungssupervisor operationell, voll RAM Retention, séier Wakeup: 1,4 µA bei 3 V (typesch)
○Off-Modus (LPM4): voll RAM Retention, Versuergungssupervisor operationell, séier Erwächen: 1,1 µA bei 3 V (typesch)
○Shutdown-Modus (LPM4.5): 0,18 µA bei 3 V (typesch)

●Erwächen aus Standby Modus an 3,5 µs (typesch)
●16-bëssen RISC Architektur, erweidert Erënnerung, bis zu 25-MHz System Auer
●Flexible Power-Management System

○ Voll integréiert LDO mat programméierbaren geregelte Kärversuergungsspannung
○ Spannungsiwwerwaachung, Iwwerwaachung a Brownout liwweren

● Vereenegt Auer System

○ FLL Kontrollschleife fir Frequenzstabiliséierung
○ Low-Power Low-Frequenz intern Auerquell (VLO)
○Niddereg Frequenz getrimmt intern Referenzquell (REFO)
○32-kHz Auer Kristalle (XT1)
○ Héichfrequenz Kristalle bis 32 MHz (XT2)

●16-Bit Timer TA0, Timer_A mat fënnef Capture / Vergläichen Registere
●16-Bit Timer TA1, Timer_A mat dräi Capture / Vergläichen Registere
●16-Bit Timer TA2, Timer_A mat dräi Capture / Vergläichen Registere
●16-Bit Timer TB0, Timer_B mat siwe Capture/Vergläiche Schattenregister
Zwee Universal Serial Kommunikatioun Interfaces (USCIs)

○USCI_A0 an USCI_A1 ënnerstëtzen all:

Verbesserte UART ënnerstëtzt automatesch Baud-Rate Detektioun

IrDA Encoder an Decoder

Synchron SPI

○USCI_B0 an USCI_B1 all Ënnerstëtzung:

I2C

Synchron SPI

● Integréiert 3.3-V Stroumsystem
●12-Bit Analog-zu-Digital Konverter (ADC) mat interner Referenz, Probe-a-Hold, an Autoscan Feature
●Vergläicher
●Hardware Multiplikator ënnerstëtzt 32-Bit Operatiounen
● Serial onboard programméiere, keng extern programméiere Volt néideg
●3-Kanal intern DMA
●Basis Timer mat RTC Feature
●Device Comparison resüméiert déi verfügbar Familljememberen

Spezifikatioune vun MSP430F5329

D'TI MSP430 ™ Famill vun ultra-low-power Mikrokontroller besteet aus verschiddenen Apparater mat verschiddene Sets vu Peripheriegeräter, déi fir verschidden Uwendungen gezielt sinn.D'Architektur, kombinéiert mat extensiv Low-Power Modi ass optimiséiert fir verlängert Batterieleszäit a portable Miessapplikatiounen z'erreechen.Den Apparat huet eng mächteg 16-Bit RISC CPU, 16-Bit Registere, a konstante Generatoren, déi zu maximaler Codeeffizienz bäidroen.Den digital kontrolléierten Oszillator (DCO) erlaabt d'Apparater aus Low-Power Modi an den aktive Modus an 3,5 µs (typesch) z'erwächen.

D'MSP430F5329, MSP430F5327, an MSP430F5325 sinn Mikrokontroller Konfiguratiounen mat enger integréierter 3.3-V LDO, véier 16-Bit Timer, engem High-Performance 12-Bit ADC, zwee USCIs, engem Hardware Multiplikator, DMA, en RTC, Modul mat Alarmfäegkeeten 63 I/O Pins.

D'MSP430F5328, MSP430F5326, an MSP430F5324 enthalen all dës Peripherieger, awer hunn 47 I/O Pins.

Typesch Uwendungen enthalen Analog an Digital Sensor Systemer, Datelogger, a verschidde allgemeng Zweck Uwendungen.

Fir komplett Modul Beschreiwunge, gesinn derMSP430F5xx an MSP430F6xx Family User's Guide.


  • virdrun:
  • Nächste:

  • 1. Wien sinn d'Personal an Ärer R & D Departement?Wat sinn Är Qualifikatiounen?

    -R & D Direkter: formuléieren de laangfristeg R & D Plang vun der Firma an d'Richtung vun der Fuerschung an Entwécklung begräifen;Guide an iwwerwaachen R&D Departement fir d'Firma R&D Strategie an alljährlechen R&D Plang ëmzesetzen;Kontrolléiert de Fortschrëtt vun der Produktentwécklung an ajustéiert de Plang;Ariichten exzellent Produktfuerschungs- an Entwécklungsteam, Audit- a Trainingsbezunnen technescht Personal.

    R & D Manager: nei Produkt R & D Plang maachen an d'Machbarkeet vum Plang demonstréieren;Iwwerwaachen a verwalten de Fortschrëtt a Qualitéit vun R & D Aarbecht;Fuerschung nei Produktentwécklung a proposéiere effektiv Léisunge no Client Ufuerderunge a verschiddene Beräicher

    R&D Personal: sammelen a sortéieren Schlësseldaten;Computer programméiere;Duerchféierung vun Experimenter, Tester an Analysen;Material an Ausrüstung fir Experimenter, Tester an Analysen virbereeden;Notéiert Miessdaten, maacht Berechnungen a preparéiert Charts;Féieren statistesch Ëmfroen

     

    2. Wat ass Är Produktfuerschung an Entwécklung Iddi?

    - Produktkonzept a Selektioun Produktkonzept an Evaluatioun Produktdefinitioun a Projektplang Design an Entwécklung Produkt Testen a Validatioun Start op de Maart

    Schreift äre Message hei a schéckt en un eis

    Eis Virdeeler leien an de folgende Handelsbunnen: